论文部分内容阅读
视频图像控制器方案是基于FPGA开发的,采用一片SDRAM作为缓存,在AlteraFPGA上采用Verilog语言,通过在片内跨时钟缓存处理视频图像数据来实现的“基于sDRAM的显示控制器”。通过纯硬件算法,实现字符图像叠加,并对多画面叠加、半透明显示等特效的显示进行设计。整个设计~,7,EP2C8Q208C8的视频显示系统作为硬件平台,通过0V7670摄像头实现视频数据的实时采集。