用设计约束实现FPGA性能的最优化

来源 :电子技术应用 | 被引量 : 0次 | 上传用户:rambo0316
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
除了硬件描述语言本身的功能之外,设计约束是影响FPGA性能的重要因素。合理的设计约束能帮助设计者在设计流程的各个相应阶段通过优化来满足设计目标。本文以莱迪思公司的FPGA设计工具为例,论述如何用设计约束实现FPGA性能最优化。
其他文献
近几年全球生态环境的急剧恶化、能源日渐枯竭,自然灾害频频发生,迫切人类有高能耗发展转向可持续发展的道路,各种“绿色”概念不断提出,协调好经济发展、人类生活与自然资源
设计了一种基于SoPC的新型结构的自动指纹识别系统。通过对指纹处理整体流程的选择和优化,将耗时较多的指纹预处理部分整体硬件化,耗时较少的匹配部分软件化,使得系统处理速度有了显著提高,1.5 s内可以完成一幅指纹图像的预处理,3 s内可以完成一幅指纹图像的比对。使用Quartus II软件完成了系统模块设计及仿真,使用Nios II IDE软件完成了软件代码的实现,并在以Altera公司的Cyclo