高速ADC中具有失调对消的采样保持电路设计

来源 :火力与指挥控制 | 被引量 : 0次 | 上传用户:woxiangtoucai
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
基于采样速率最快的全并行(Flash)ADC(Analog to Digital Converter)结构,采用UMC 0.18 um CMOS工艺,设计了一种具有失调对消的采样保持电路(Track-and-Hold Circuit)。该THC嵌入比较器的两级预放大电路之中,不仅可以简化ADC结构,还进一步提高了比较器速度。通过电路工作相位?准1,?准2交替变换,不同相位的失调分量等值反向,输出累加实现对比较器失调对消。最后,在2 GHz时钟频率下进行仿真,仿真结果表明,输入信号为800 MHz时,具有失
其他文献
施工企业作为我国经济的重要组成部分,其发展会对人们生活以及社会发展产生不同程度的影响。从目前施工企业的发展状况看,“营改增”政策的实施能够有效的避免重复征税。但是,由
近几年,俄罗斯人对苏联模式的彻底否定和对西方价值模式的极端推崇在降温。他们知道,俄罗斯应当走自己特殊的道路,超越西方视角,以实事求是的态度来看待和解决问题。俄罗斯出