论文部分内容阅读
为实现异步信号接入同步时序逻辑电路,则需要通过异步信号的同步化电路将异步信号转换为可同步的时序,包括异步信号的采样、“准稳态”问题和异步信号的自动撤销等3个问题。文中给出了解决该问题的电路结构组成、3种同步化时序和5种具体的实现电路,为基于FPGA进行复杂系统设计提供异步信号解决方案。实际测试表明,系统具有稳定性好和结构简单等特点。