论文部分内容阅读
设计了一种低功耗16位100MS/s的流水线A/D转换器。通过采用级间电容缩减技术,并优化增益数模转换器(MDAC)的结构,降低采样电容的面积。流水线前两级采用高性能低功耗运算跨导放大器(OTA),通过动态偏置技术进一步降低功耗。芯片采用0.18μm混合信号CMOS工艺,1.8V单电源供电。经测试,流水线A/D转换器在5MHz的输入频率下,信噪失真比(SNDR)为74.2dB,无杂散动态范围(SFDR)为91.9dB,整体功耗为210mW。