一种HIMAC硬件协处理器的设计与FPGA实现

来源 :电子器件 | 被引量 : 0次 | 上传用户:wangyang2005
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
为降低HINOC系统中CPU负荷,设计了一种HINOC MAC层的硬件加速协处理器,将部分软件功能采用硬件实现。设计采用硬件流分类机制及基于定长单元存储变长分组的队列管理方法,实现了各种业务流的快速分组、转发、调度等性能的明显提升。该设计通过了仿真及FPGA验证,实现了CPU、HIPHY及以太网之间数据的快速搬移处理。
其他文献
经济和谐是实现社会和谐的内在要求。经济和谐的基础是产业和谐,产业和谐与当前我国经济转型战略以及产业结构调整的大势相契合。本文通过运罔经济和谐理论与外部性理论来阐释
3月29日,河北省交通企业协会道路运输工作委员会年会在邯郸市召开,全省13家大型道路客运企业的主要负责人聚集一堂,研究探讨如何应对当前铁路大发展带来的挑战和机遇。会议基本
针对无线Ad hoc网络多跳,拓扑结构随时可能动态变化,协作节点间数据传输需实时性强等问题,利用Netlog语言宣告声明最小Steiner树协议的构造算法方法适应解决。协议可快速构造
停车难得问题在我国大城市愈来愈突出,停车的巨大外部成本已得到相关专家学者的一致认可和重视。正如英国高速公路与交通运输协会(IHT)在《停车政策与管理》一书中指出,惟有每个
为综合基于CCCDTA的正交振荡器,根据CCCDTA的端口关系,首次提出了CCCDTA的4个零一镜描述。借助已报道振荡器的NAME方程及其8个零一镜描述,实现2个基于CCCDTA的正交振荡器。通过