论文部分内容阅读
针对H.264视频标准中一个功能频繁调用的变换量化模块,提出了一种高性能的FPGA硬件实现方法,并完成了其硬件原型的设计。该硬件原型包含了从残差形成到宏块重建的变换量化全过程,其可以构成DSP的协处理器,用于完成H.264实时编解码。该硬件原型根据算法特点和数据流特点,采用了流水线控制策略和分时复用技术,同时合理利用FPGA片内资源,从而提高了系统性能。仿真结果表明,该设计能满足高清数字视频的实时处理应用。