高速RS(31,15)编译码器的FPGA实现

来源 :电讯技术 | 被引量 : 5次 | 上传用户:xiaofeidong
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
RS码由于具有优良的纠错能力而得到广泛应用。在军事通信中常以RS(31, 15)作为首选码。本文用一片现场可编程门阵列 (FPGA)芯片实现了高速RS(31, 15)编译码器。该编译码器具有体积小、性能稳定、工作速度高等优点。
其他文献
本文介绍了仿真软件Systemview与编程软件VC++的动态接口,并通过并行降2算法的实例详细介绍了Systemview与VC++接口的具体实现过程,为实现复杂通信系统的仿真提供了一种有效