一种基于FPGA节省资源实现FIR滤波器的设计方法

来源 :信息与电子工程 | 被引量 : 0次 | 上传用户:aifuweimin
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
有限长脉冲响应(FIR)滤波器的结构决定了用现场可编程门阵列(FPGA)设计非常消耗触发器资源或存储器资源。以n阶滤波器为例,提出一种节省触发器和双口RAM的读写操作方法。通信系统应用仿真表明,与常规FIR滤波相比较,本文方法不仅滤波效果良好,而且大量减少乘法器和加法器数量,有效节省触发器和双口RAM。滤波器阶数越高,越节省资源。
其他文献
位置敏感探测器(PSD)的特点是位置测量分辨力高,测量装置建立简单,测量结果比较直观。对PSD测量电路等效噪声进行测试分析,获得一系列模拟结果,明确了电路噪声是影响位置测量分辨力
通过对具体实例的分析探讨高速公路机电系统中的电磁干扰问题的解决方法,并介绍了电磁干扰与电磁兼容的概念和技术发展.
增值税是流转税中的一种重要税种,它是对商品流转的增值额进行征税。文章分析了我国现行增值税的诸多弊端,提出了一些具体改进建议。
采用1/4波长微带贴片以缩小天线面积,利用商业软件Ansoft HFSS10.0进行设计仿真和优化,成功研制了一款可用于UHF频段(915MHz)RFID读写器的小型化微带天线。经过实际测试,天线在工作
介绍多层采空区影响预计的概率积分法,采用闭合矩形分块段积分模型,可以适应采深、采厚、煤层倾角和开采形状的变化以及复杂多个走向采空区的情况,提高程序的通用性和预计评