论文部分内容阅读
针对MPEG-2传输流,提出了在通信信道传输时结合交织的纠错编解码方案,并完成硬件实现.纠错编码部分包括RS码、卷积交织和增信删余卷积码,采用硬件描述语言VHDL作设计输入,使用现场可编程门阵列FPGA实现.纠错解码部分主要采用专用解码芯片实现.结合了纠错技术的MPEG-2视频系统使传输误码率从10-2~10-3降低到10-7~10-8,该系统已经应用于实时监控中,性能良好.