基于FPGA+A/D的数据采集设计及验证

来源 :西安邮电学院学报 | 被引量 : 0次 | 上传用户:zx1112220
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
以Altera公司的现场可编程逻辑器件EP1C6Q240C8和多通道高精度模数转换器AD7934为例,设计实际的FPGA+A/D数据采集硬件平台。通过分析AD7934的读写时序关系,借助Verilog HDL语言编写采集程序,在QuartusⅡ平台上利用SignalTapⅡ逻辑分析仪抓取数据,然后导入MATLAB分析处理,进行数据的验证。实验结果表明,硬件方案合理,软件设计得当,达到了预期结果。该设计方案已在某专用频谱监测设备中成功应用,可为监测、测向和定位接收机的数字处理模块提供设计参考。
其他文献
惠小强教授,男,陕西长安人,1974年12月生,博士。1997年2月至1999年7月在西北大学攻读硕士学位;2000年9月至2003年7月在西北大学攻读博士学位;1999年7月来西安邮电大学工作至今。
对分布式多输入多输出(MIMO)系统的上行接收天线选择算法进行了研究,比较了最优算法、递减算法、递增算法和基于最大范数的天线选择算法在分布式MIMO系统中的性能,并分析了天线
介绍了一种串行级联环卷积编码连续相位调制技术,给出了基于外信息传输(EXIT)图的串行级联环卷积编码连续相位调制系统的收敛性能分析。通过EXIT图可以找出不同串行级联环卷积
随着通信网络融合性、兼容性和高效性需求的日益增长,对通信网设备、组网、服务等诸方面带来影响。针对通信网的接入、交换、传输等方面关键技术,分析并研究基于IP的下一代网
尽管目前中越两党的党际交往受到种种因素的影响和制约,但自2001年以来,通过中越双方的共同努力,两党两国关系正稳定发展,逐步上升。在两党领导人确定的指导双边关系的“长期稳定