论文部分内容阅读
北京正负电子对撞机谱仪的飞行时间计数器触发子系统,需从前端读出电子学接收368bits快时间击中信号,按物理实验要求的触发逻辑产生7bits触发条件信息,实时发送给主触发逻辑,以产生一级触发信号L1;并向径迹配对逻辑实时发送136bits位置信窟、,以推算粒子飞行径迹;同时根据L1信号对事例进行判选、组装,向DAQ系统提供所有有效事例的数据包,以供离线分析。我们对该系统研制秉持可重构的设计理念,大量使用可编程逻辑器件FPGA,增加设计的灵活性和可靠性,减小印刷电路板设计的复杂度,节省PCB布板空间。本文介