论文部分内容阅读
以采样电路为对象,采用CMOS工艺,利用耗尽型场效应管的弘,特性设计电路,达到输入电压低于输出电压时,防止输出端的高电位向衬底反灌电流的目的。本设计能够在全输入电压范围内直接检测,并且不需要外部偏置电流源。在3V~5V的输入电压范围内仿真,最功耗60μW,在1μs内输出所需要逻辑信号,输入电压回升时具备40mV(可调)的延迟。可以有效防止输出端高电位向衬底反灌以及输入电压不稳定引起的输出信号跳动。