论文部分内容阅读
设计了一种高电源抑制比的基准电压源,分别针对基准电压VREF和电源电压VDD设计了负反馈电路,使VREF和VDD的波动能够得到快速的反馈抑制,运算放大器采用了高增益的折叠式共源共栅运算放大器。本设计在TSMC 0.18um工艺上实现,仿真结果表明,在低频段PSRR≈116dB,温度系数26ppm/℃。