论文部分内容阅读
文中完成一款应用于CAN总线的收发器芯片的电路设计.重点阐述了该收发器芯片的功能框图及其工作原理,特别是接收模块和过压保护的设计.该电路采用5V电源,驱动总线负载为R=60Ω、C=200pF.仿真结果表明该电路工作时的平均电流为35.7mA,电路总的延迟时间为160ns,具有较好的过压保护功能,可应用于高速CAN总线通讯中.