论文部分内容阅读
基于Intel Cyclone IV系列EP4CGX110CF23I7 FPGA芯片在Quartus16.0环境下采用逻辑设计,利用SOPC技术将NIOS软核和外围电路集成到FPGA内,实现控制器与CPU及IO卡收发8路RS-485高速串行通信信号,最大数据收发速率不低于1Mbps,支持电压监控、多信号灯控制功能,PCI和UART接口通信设计,控制器实时时钟、中断和精准时钟对时等功能。