论文部分内容阅读
为了降低1553B节点的成本和提高应用开发的灵活性,设计并实现一种基于现场可编辑逻辑器件(FPGA)的1553B总线的远程终端系统。首先根据1553B总线协议和远程终端在整个总线中的功能进行了模块的划分,然后用Verilog HDL硬件描述语言对各个功能模块进行了实现,并使用Modelsim-altera软件对各个模块的功能进行了仿真。最后通过quartus 13.0生成下载文件,下载至板卡上进行测试,结果显示1553B总线远程终端满足项目要求的各项性能指标。