论文部分内容阅读
文章介绍了一种基于FPGA的Nios Ⅱ硬件的任意信号发生器的设计.把Altera公司的软核CPU-Nios Ⅱ嵌入到FPGA中,将很大一部分的原来的硬件设计工作变成对FPGA内部IP核的组合开发,简化了原有的电路板级的开发工作,增加了系统的可靠性.文章详细阐述了利用Ahera公司的软核CPU-Nios Ⅱ和采用该CPU的Altera的片上可编程系统SOPC对可调波形发生器的硬件设计和软件设计.