论文部分内容阅读
针对传统多路并行信号源存在幅值不灵活可调且成本高的缺点,设计了基于FPGA和DDS技术相结合的程控调幅多路并行信号源。该信号源在FPGA内实现DDS的资源优化,利用DDS原理配合FPGA无缝式内部访问IP Core方式实现频率可调;利用FPGA内部程序设计对归一化的数字量进行调制及转换实现幅值可调。实验表明:该信号源可并行输出32路高精度信号,输出信号的频率、幅度、波形等均可由用户按实际需求通过上位机软件设定。直流信号的精度达到满量程的0.1%,输出的矩形波边沿时间小于1μs。