低功耗0.18μm 10Gbit/s CMOS 1∶4分接器设计

来源 :东南大学学报(自然科学版) | 被引量 : 0次 | 上传用户:fuqiang1986
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
为了实现光纤通信系统中高速分接器低功耗的需求,采用0.18μm CMOS工艺实现了一个全CMOS逻辑10 Gbit/s 1∶4分接器.整个系统采用半速率树型结构,由1∶2分接单元、2分频器单元以及缓冲构成,其中锁存器单元均采用动态CMOS逻辑电路,缓冲由传输门和反相器实现.在高速电路设计中采用CMOS逻辑电路,不但可以减小功耗和芯片面积,其输出的轨到轨电平还能够提供大的噪声裕度,并在系统集成时实现与后续电路的无缝对接.测试结果表明,在1.8 V工作电压下,芯片在输入数据速率为10 Gbit/s时工作性能良
其他文献
叶圣陶的“立诚”观是其语文教育思想的本体论基础,对于我们从整体上把握叶圣陶语文教育思想有着重要意义。
建立了粗糙纳通道内液体热传导的分子动力学模型,模拟研究了纳通道内液体的温度分布和液固界面处的温度阶跃现象,获得了液固相互作用强度、表面粗糙高度和壁面刚度对界面处温度