论文部分内容阅读
提出了一种基于正、负序级联延时信号消除(DSC)算法的同步信号检测法,其软件锁相环(SPLL)能够实现对三相电压电流基波正、负序分量的快速提取,并且通过选择不同的参数,可滤除任何次数谐波的干扰。该方法无需采用滤波器,从而具有良好的动态性能。仿真和实验均表明,该方法能快速有效地提取三相信号不对称且畸变情况下的频率、相位与正、负序分量,并且同时具备稳态精确性和动态快速性。该方法能为三相并网型PWM变换器在电网发生跌落及谐波畸变时的良好运行控制提供保障。