论文部分内容阅读
文章开发了基于ARM和CPLD的多通道数据采集系统,该数据采集系统利用CPLD可编程逻辑器件的模块化设计思想和先入先出(FIFO)芯片作为缓冲存储器,解决了A/D转换器的采样速率和CPU的工作时钟频率不匹配的问题,避免了数据丢失等问题,提高了CPU效率。文章运用网络通讯使得数据传输速度更快,更加稳定。