论文部分内容阅读
在软件无线电系统中,由于A/D输出数据流的采样率很高以及信道选择滤波器过渡带宽要求很窄等原因,数字下变频器(DDC)的运算复杂度很高.该文将基于频率响应屏蔽(FRM)方法的FIR滤波器引入到数字下变频器设计中,并详细地研究了此类数字下变频器的高效实现结构和算法复杂度.理论分析与仿真结果表明文中给出的DDC实现结构的计算效率很高.