论文部分内容阅读
根据CORDIC算法理论可证明,电路的输入角度θ采用9bit量化时,流水线仅需要8级,输出结果最大误差为0.016658,可以满足一般工程需要。FPGA评估表明,采用9bit量化8级流水线的CORDIC算法电路可以满足小面积高性能电路要求。采用Xilinx FPGA硬件平台,可以对流水线结构的CORDIC算法在输入角度θ采用9位二进制量化时资源占用情况进行评估。