论文部分内容阅读
随着互联网的高速发展,网络规模日益庞大,网络环境日益复杂,使得网络安全问题日益严重,对硬件实现的深度报文检测系统也提出了更高的要求。而基于FPGA实现的报文检测系统一直是实现报文检测系统的一个重要分支,尤其是在商业领域,占据着重要的地位,具有很强的实际研究意义。本文在前人研究的基础上,设计了一种基于FPGA低功耗高速网络报文解析系统,本系统采用模块化设计,充分利用FPGA并行、流水化处理的优势,并且在FPGA内部增加流控信号,提高整个系统的业务承载能力,搭建系统开发环境,完成系统关键模块的仿真和板级验证。