一种适用于FPGA的LDPC编码设计

来源 :航空电子技术 | 被引量 : 0次 | 上传用户:blacksi
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
与Turbo码相比,LDPC码有更好的性能和更低的解码复杂度,但其缺点是编码复杂。根据Richardson和Urbanke(RU)建议的编码方案,本文提出了一种适于在FPGA上实现的LDPC编码方案,其复杂度随码长呈线性增长。该方案可灵活应用于不同的校验矩阵H,码长和码率的系统中。
其他文献
详细描述了RS译码器的结构及设计;并采用FPGA技术实现了高速RS译码器。测试表明,其最高传输速率可达100MB/s。该译码器可满足高码率传输需求的场合。
战术数据链是现代战场及时有效管理和了解高密集、快速变化的作战态势,传送信息的链路或网络,为作战飞机提供抗干扰、保密的数据通信和数字语音,同时要求信息的传输、处理、
地震作用对框架结构填充墙破坏明显,文章具体阐述了为防止和减轻地震破坏,设置砌体不同长度拉结筋、框架结构与砌体填充墙采用柔性连接的施工方法。
介绍了一种基于嵌入式单片机系统和虚拟仪器技术的集成化智能仪器系统,给出了软硬件设计方案,并简述了工作原理.