论文部分内容阅读
提出了一种基于TIA/EIA-899标准的TYPE-Ⅰ型M-LVDS接收芯片的实现方案,设计了一种新颖的共模搬移电路在实现超越电源电压轨的共模输入范围的同时简化了后级电路设计,节约了面积和功耗,电路中预放大器将输入信号放大一定倍数,迟滞比较器为系统引入迟滞效果.芯片采用GSMC0.18 μm 1P6M CMOS工艺流片验证.测试结果表明,该芯片共模输入范围为-1.4V~3.8V,信号传输速率大于250 Mbps,具有典型值为28 mV的迟滞效果.