论文部分内容阅读
由于时序系统因各个分机工作时间的不同需求而经常改变,为了设计出通用方便更改的时序系统,结合实际工作的经验利用FPGA(现场可编程逻辑器件)这一以大规模集成电路为物质基础的EDA技术实现方便更改时序系统的原理和整个系统的设计;使用ModelSim仿真软件进行了具体实验数据的仿真;并提出了整个过程中遇到的问题及其相应的解决方案。文章给出了顶层设计的具体程序和仿真波形,实践证明,本设计使用FPGA后可操作行强,具有简单易更改,高冗余性的特点。