Grid GIS and its application in digital city

来源 :重庆邮电大学学报:自然科学版 | 被引量 : 0次 | 上传用户:zm_627
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
其他文献
介绍了一种基于SiGe BiCMOS工艺,可用于开关电容电路的全差分运算跨导放大器(OTA)。在信号通路中使用复合达林顿连接以达到高增益和大带宽。用Cadence Spectre仿真,在电源电压为3.3 V、电容负载为1.1 pF时,此放大器可提供89 dB的低频直流增益,相位裕度为54°,单位增益带宽为2 GHz,功耗为19.8 mW,差动输出摆幅为2.4 V,差动输入参考噪声功率谱密度为3.2
交织多址时空码(IDM-ST)系统是交织多址(IDMA)系统的延伸和演化,它将基于发射分集技术的空时码思想应用于IDMA系统中,使得IDM-ST系统接近于所谓的规范化性能,具有接收简单,复杂度低等优点。介绍了IDM-ST系统的基本原理及其算法流程并对其发展前景进行了预测。
为了兼顾误差性能和收敛速度,研究了将双模修正常量模算法和判决引导算法有机结合的双模式盲均衡算法.该算法在收敛初期采用双模修正常量模算法调整均衡器,然后根据判决条件
"第二届中国电信业信息化论坛"于2005年6月15日在北京举行.论坛首次评选发布了"中国电信业优秀信息化服务支撑平台"及"2005年度中国电信业信息化成果奖".创智信息科技股份有
利用计数统计测量的方法,对工作在击穿状态下的硅雪崩光电二极管(APD)光子辐射的暂态特性以及计数统计特性进行了实验研究.将APD辐射光子的计数统计曲线与相应Poisson、热光
纠错技术是现代通信系统不可缺少的技术,针对目前纠错码测试可重构性要求高和测试数据量大的特点,提出了一种针对纠错码的基于分层原理的软硬件联合测试平台。采用分层的设计结构,使得该平台具备高度的可重构性,能够在不同纠错码测试之间进行迅速重构。利用高速的PCI数据采集卡PCI-7300A在PC和FPGA之间进行数据传输,并在PC和FPGA端对数据进行分层封装和添加校验与确认—重传机制,以此保证数据高速、顺
为产生数字混沌密码序列,提出了一种新的数字混沌密码序列的设计与生成方法,基于连续混沌系统的直接离散量化和现场可编程门阵列(field programmable gate array,FPGA)技术,密钥参数为初始条件和混沌系统的参数值,其密钥空间大,既可同时产生多路密码序列,又可产生大量不同密钥的密码。基于FPGA产生的混沌密码序列尤其能够有效避免模拟电路所带来的参数失配问题。该混沌密码序列发生器
为了获得接近LLR算法的译码性能,对译码器的输出进行简单的相关运算,并对Chase2译码算法进行适当的改进,通过将接收信息与子译码器的输出软信息进行线性叠加反馈,实现了并行级联分组码的Turbo迭代译码。仿真研究验证了算法的有效性。
当前我国电信业的发展态势良好,成绩显著.但必须承认,我国电信业目前的繁荣主要是靠用户规模不断扩大所形成的强劲需求在支撑,发展后劲存在隐患.因此,为保持我国电信业良好的