五十一进制计数器的设计与仿真实现

来源 :科学咨询 | 被引量 : 0次 | 上传用户:calltt_stephy
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
计数器应用十分广泛,如数字钟、秒表、定时器等等。我们可以根据实际的应用场景进行分析设计。本次设计的五十一进制计数器是一种时序逻辑电路。计数器采用555振荡电路触发,在脉冲的上升沿或者下降沿触发工作,从而实现了控制和计算脉冲个数的功能。本文先介绍五十一进制计数器的设计思路,重点介绍了计数器的组成原理,再分析了计数器的设计原理和理论论证方法,并采用multisim软件进行电路连线及仿真,并对仿真结果进行分析验证,达到了设计要求。
其他文献
本刊前几期曾详细介绍过VS9000免卡多系统接收机的使用与技巧,VS9000接收机在众多同类型接收机中是具有代表性的经典机种之一,其不足就是不带卡座,没有"S"端子,一旦加密系统
期刊
糖尿病是一种常见的临床慢性代谢性疾病,对患者的身体健康乃至生命容易造成威胁。随着社会经济的发展,快节奏、高强度的生活方式使得患糖尿病的人数逐年上升。针对这一现状,
畜牧业是农村传统产业,是经济的重要组成部分。近几年,随着农村畜禽养殖业快速发展,畜禽疫病也逐渐增加,给养殖户带来严重的经济损失。为了促进农村畜禽养殖业的稳定、健康、