高性能并行比特变换运动估计硬件架构设计

来源 :电子与信息学报 | 被引量 : 5次 | 上传用户:cxz
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
为了满足便携式实时全高清视频的处理要求,该文基于1维源像素线性阵列,提出一种新的多宏块并行比特变换运动估计结构,克服以往2维阵列消耗资源较多且延时大的不足。该文结构易于并行扩展且更为节约资源,进一步还针对脉动胞元和数据存储器这两个系统瓶颈进行优化设计。FPGA实现结果表明,与同类设计相比,该文设计在面积和速度上均有改善,LUTs资源节约43%,DFFs资源节约25%,BRAMs数目节约75%,性能提升32%。
其他文献
PolyOne最近推出一款用于纺织品的染料——OnColorTM Fiber。相比于传统染色工艺,该生产线能用更合适的技术为合成纤维染色。与此同时,推出具有抗菌性能的染料,适用于医疗保健品
由于食品、饮料、药物和化妆品产业对分子标记产品的需求不断增长,位于纽约的Ampacet公司开发了AmpaTraceTM系列分子标记产品。这种产品能够为包装产品提供显著的安全性能。追
结合我国铁路枢纽与城市交通发展现状,研究了铁路枢纽与城市交通系统的整合问题,剖析两者整合的涵义、功能定位、原则、总体目标、流程等,以提高整合的科学性和实践性。铁路枢纽