基于EDA的卷积码编解码器实现

来源 :信息技术 | 被引量 : 0次 | 上传用户:lovepc
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
针对某扩频通信系统数据纠错编码的需要,构造并分析了(2,1,6)卷积码编解码器的基本工作原理,提出了基于MAX+plusⅡ开发平台的(2,1,6)卷积码编解码器的EDA实现方法,给出了仿真波形,并通过了在FPGA芯片EPF10K10LC84-3上的验证实验.
其他文献
为了实现感应加热中的交变磁场,利用基于片上系统和场效应管脉宽调制(PWM)载波方案,描述了硬件电路框图和功率驱动电路,并给出了仿真结果。实验结果表明,该电路能够在线圈内产生频
空时分组码是发射分集中的一项新技术.通常的空时分组码采用正交设计,虽可以提供全分集增益,却不能保证全速率传输,造成发射端数据的积压.改进的空时分组码采用准正交设计,能
XSLT作为XML的数据转换与操纵语言而被广泛应用于不同应用程序间的数据交换。为提高异构平台间基于XML格式的数据转换效率,从XSLT样式表元素间关联关系的角度出发,对样式表功能