论文部分内容阅读
电源电压的下降对模拟电路的设计是一个难题。如今模拟电路的典型电源电压大约是2.5~3 V,但是发展的趋势表明电源电压将是1.5 V,甚至更低。在这种情况下,国内外研究人员致力于设计适用于标准CMOS工艺的低压电路结构。主要在文献[1]基础上设计了一种新型的CMOS电流反馈运算放大器(CFOA),使用了0.5μmCMOS工艺参数(阈值电压为0.7 V),模拟结果获得了与增益关系不大的带宽。在1.5 V电源电压下产生了约6.2 mW的功耗。