论文部分内容阅读
为了实现靶场时统终端输出IRIG—B标准DCcode信号,采用VHDL语言在FPGA逻辑电路中设计了DCcode编码器硬件电路,通过QuartusⅡ软件建立工程文件对VHDL语言DCcode编码器电路进行编译和仿真,获得了符合IRIG-B标准的DCcode信号。经过实践验证,该电路具有实现方法简单、电路稳定性好、精度高的特点,实测同步精度小于1μs。