高速光通信中的级联码设计与VLSI实现

来源 :电路与系统学报 | 被引量 : 0次 | 上传用户:jocelynsusan
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
本文设计了应用于光通信系统的RS(255,239)+BCH(2184,2040)级联码编解码电路。级联码系统中,RS码与BCH码速度的不匹配是影响性能的最大瓶颈,本文采用并行度为8的并行BCH编解码器来实现与RS码速度的匹配。推导了BCH编码器并行化方法,并利用子项共享的方法来减少子项的扇出,使每个子项的最大扇出数不超过10。利用并行伴随式计算和并行钱氏搜索来提高BCH译码器的吞吐量,同时充分利用截短码的特性使钱氏搜索时间减少了46%。级联码的编解码器已用TSMC0.18-μmCMOS标准单元库方法实现,
其他文献
本文通过时水驱油渗透率资料进行处理,得到线性回归公式。进而求得水油比和含水率随采出程度上升的规律。导出了含水率上升规律的计算公式。应用结果表明:该计算公式简便易行,可
结合混沌符号动力学原理及1-D分段线性映射混沌系统,本文经过理论论证并提出了一种能够实现混沌符号序列运算的运算电路模型。并结合单驱动式恒流源混沌电路和FPGA芯片,对该运