论文部分内容阅读
针对TO-220AB封装形式的功率VDMOS器件,运用有限元法建立器件的三维模型,对功率耗散条件下器件的温度场进行热学模拟和分析,研究了基板厚度、粘结层材料及粘结层厚度对器件温度分布的影响。分析结果表明,由芯片至基板的热通路是器件的主要散热途径,基板最佳厚度介于1~1.2 mm之间,且粘结层的导热系数越大、厚度越薄,越有利于器件的散热。