论文部分内容阅读
通过采用锁相环(PLL)技术实现了射频载波的跳频扩频(FHSS),跳变载波相噪小于-98 dBc/Hz@1kHz,杂散抑制大于70dB,收发端隔离度大于105 dB;声表面波(SAW)匹配滤波器保证了20 Mbps的直接序列扩频(DSSS)信号的实时解扩,SAW固定延迟线实现了延迟差分解调与解码.导出采用2阶有源比例积分器作为PLL频率合成器的低通滤波器的环路中相位边界与环路衰减系数之间的数学关系式.