论文部分内容阅读
本文所设计并实现的通信板卡是以FPGA为核心的SDLC通信板卡部分和以上位机为核心的控制及显示界面部分组成,其中通信板卡根据上位机传送的指令,转换为对应的命令帧格式,并按照SDLC协议将命令帧转换为串行数据发送,同时接收返回的测量数据,按照SDLC协议转换为并行数据,由ISA总线传送给上位机存储并显示。