论文部分内容阅读
以提高测距精度为目的,研究激光测距仪内部时序模块,对影响激光测距仪测距精度的因素进行分析。使用以外部延迟链芯片作为延迟线的方法,设计并制作了时序发生器的现场可编程门阵列(FPGA)开发板。测试结果表明,所设计的时序发生器能够实现11 ps的时序分辨率与最大600 Mbit/s的数据速率,达到了预期的目的。