论文部分内容阅读
针对当前PLD(Pmgmmmable Logic Device)的飞速发展和嵌入式系统应用的不断扩大,该文介绍了PLD在嵌入式系统的应用以及“CPU+PLD”构架的嵌入式系统的设计模式。PLD克服了传统数字电路的不可重配置、功耗较大、调试烦琐等不足。PLD可以分担CPU的任务;增加系统的并行处理能力。支持PLD的EDA工具提供了前仿真功能。大大提高了系统整个设计的正确性。最后用两个实例说明PLD在嵌入式系统中的应用。