论文部分内容阅读
利用TMS320VC33,EPF10K50和CY7C1061BV33研制了基于SRAM"乒、乓"帧存结构的硬件电路,并分析了工作时序和设计重点。在QuartusⅡ8.0及CC4.1的开发环境下,进行了VHDL,AHDL,C语言驱动和图像处理程序的编写和调试。结果表明,该系统在1 280×1 024@60Hz模式下能够稳定地工作,已得到了批量应用。