一个10位、50MS/s CMOS折叠流水结构A/D转换器

来源 :半导体学报 | 被引量 : 0次 | 上传用户:dexter001
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
在0.6μm DPDM标准数字CMOS工艺条件下,实现10位折叠流水结构A/D转换器,使用动态匹配技术,消除折叠预放电路的失调效应;提出基于单向隔离模拟开关的分步预处理,有效压缩了电路规模,降低了系统功耗.在5V电源电压下,仿真结果为:当采样频率为50MSPS时,功耗为120mW,输入模拟信号和二进制输出码之间延迟为2.5个时钟周期,芯片面积1.44mm^2.
其他文献
针对可见光垂直腔面发射激光器的制备,通过湿氮氧化实验和测量微区光致发光谱分别研究了高铝组分AlxGa1-xAs的氧化特性及氧化产物的收缩应力对有源区的影响,结合器件结构设计确
设计了一种全差分高速环形压控振荡器(VCO).该VCO有三级,每一级的增益是快慢通路增益的矢量叠加和,快慢通路的增益由底部电流源决定,差分控制电压通过镜像电流源控制快慢通路的各
在传统光调制器驱动电路中,所用HBT截止频率的大小要达到驱动电路传输速率的4倍以上.文中在输出级采用共射共基HBT形式后,其器件的截止频率只需大于电路传输速率的2倍即可,从电路