基于FPGA的数字存储示波器

来源 :电子工程师 | 被引量 : 0次 | 上传用户:yue_pan
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
数字示波器由程控放大电路、采样保持电路、高速数据采集、示波显示调理4个模块组成。系统以FPGA(现场可编程门阵列)为控制核心,FPGA内嵌RAM存储波形数据,终端采用X、Y轴方式显示,低频段实现了10^6次采样/s实时采样,高频段实现了200MHz等效采样,等效采样时钟由FPGA内置锁相环时钟分频得到,分频算法经优化具有极高的精度,被测波形频谱覆盖了20Hz~10MHz,波形显示无明显失真。
其他文献
类正弦甚小频移键控(VMSK)调制具有很好的窄带性质和低的误码率,文中依据移动通信中最佳接收机准则,推导出类正弦VMSK信号相干解调时的判决准则,同时分析出在高斯白噪声信道下系统