论文部分内容阅读
介绍了基于NiosⅡ的Controller Core的基本组成结构,并详细介绍了如何在SOPC中设计EEPROM Controller Core,用Verilog HDL语言实现其硬件逻辑部分,并编写了相关驱动程序和应用层软件,构建了基于NiosⅡ的SOPC。同时以AT24C02 EEPROM为例,通过设计的EEPROM Controller在Ahera Stratix1S10系列的FPGA上实现了读写操作,试验结果正确。