论文部分内容阅读
锁相环PLL(phase-locked loop)是控制逆变器实现并网同步的重要方法之一.针对准1型锁相环QT1-PLL(quasi-Type-1 PLL)在电网电压频率偏移时抗干扰能力不佳、导致检测频率和相位误差较大的问题,本文提出一种新型的基于交叉解耦双复系数滤波器DCCF(double complex coefficient filter)的QT1-PLL(DCCF-QT1-PLL).将具有频率反馈回路的交叉解耦DCCF作为QT1-PLL的前置滤波环节;采用窗长为0.0033 s的滑动平均滤波器MAF(moving average filter)作为DCCF-QT1-PLL的环内滤波环节;进而建立了DCCF-QT1-PLL的小信号模型,通过该模型得到了设计参数.提出的DCCF-QT1-PLL结构可消除电压不平衡和谐波分量,实现频率自适应.在Matlab/Simulink平台中搭建仿真模型,仿真结果证实DCCF-QT1-PLL结构具有频率自适应和更强的滤波能力.