论文部分内容阅读
为了改善高分辨率TDICCD成像系统图像数据的高速传输特性,设计了FPGA内部实现5/3提升小波的动态RAM结构。该结构通过循环利用同一RAM资源进行图像数据的同时读写,解决了5/3提升小波在FPGA实现过程中的RAM不足问题,提高了RAM资源利用的有效性。试验表明,5/3提升小波在FPGA内部的动态RAM实现过程,具有实时性高、可靠性好、占用资源较小等优点。该方法在图像预压缩、图像去噪、图像实时传输等方面有重要的意义。5/3提升小波在FPGA中的动态实现,完成了5行数据存储的提升小波处理过程,增强