论文部分内容阅读
文章设计了一款完全集成的高性能4阶电荷泵锁相环。根据系统性能要求,该锁相环的环路滤波器选用3阶无源低通滤波,其他模块在典型结构的基础上采取了改进措施以获得高性能。首先,利用MATLAB进行系统建模,获得锁定时间和环路参数;然后给出了关键电路的结构以及前、后仿真的结果。在SMIC0.35μm 2P3M CMOS工艺条件下,该锁相环的正常工作范围为60~640MHz,400MHz时周期到周期抖动为96ps,面积为0.38mm^2。内嵌本电路的一种DAC芯片已交付数据,成功参加MPW项目流片。