论文部分内容阅读
数字图象边缘检测通常受到处理器速度的限制,为解决这一问题,论文采用FPGA技术、对基于Sobel算子的数字图象边缘检测进行设计和实现。给出了硬件设计组成原理、主要程序代码设计方法,整个算法使用一片FPGA芯片Xilinx Spartan3 XC3S50-5PQ208设计集成,仿真研究结果表明该芯片能以134MHz的速度运行,通过对1024*1024像素大小的Tena图象实验,在7.8ms内获得了满意的边缘检测结果。