AVS视频解码器中VLD模块的硬件设计

来源 :现代电子技术 | 被引量 : 0次 | 上传用户:shl405567051
下载到本地 , 更方便阅读
声明 : 本文档内容版权归属内容提供方 , 如果您对本文有版权争议 , 可与客服联系进行内容授权或下架
论文部分内容阅读
AVS是我国自主制定的音视频编码技术标准。提出一种新的适用于AVS视频解码的变字长解码(VLD)结构,重点研究AVS变字长码的特点,通过合理的码字分割解决码字的存储问题,采用桶式移位器,使得每个时钟能处理1个码字。采用Verilog语言进行设计、模拟,并通过了FPGA验证。采用0.18μmCMOS工艺库综合,在50MHz的时钟频率下工作时电路规模达到1.6万门左右。
其他文献
一素质教育要求工商管理类课程采用案例教学法素质教育是指一种以提高受教育者诸方面素质为目标的教育模式,它重视受教育者的能力素质、思想道德素质、身体素质和心理素质等全
2008年年初,中国南方大部分地区罕见的自然灾害(强降温持续雨雪冰冻灾害)影响人们日常生活的同时还带来了严重事故。中国南方大部分地区输、配电线路严重覆冰,在强劲风速下引起
随着全球经济一体化进程的加快和我国开放程度的不断深入,社会迫切需要大批具有坚实理论专业知识,又有较好的外语水平,了解世界各国文化和国际规则的高素质的人才。由此对我
在传统的实时无损检测系统中,信号传输采用模拟信号或数字信号通过模拟电台实时传输,信号在传输过程中容易受到现场工作环境干扰和带宽限制,从而导致信号的失真,严重影响后续处理精度。因此基于数字信号传输特点及数字无线网络新进展的深入研究,讨论现代数字信号传输系统的组成、无线网络系统技术在实时无损检测系统中的应用、相关软硬件设计与实现方法。实验表明该检测系统性能稳定、灵敏度高。