论文部分内容阅读
针对二值逻辑电路连线多,且每根线携带的信息量少的弊端,研究了多元逻辑电路(DYL)基本门的内部结构和瞬态等效电路图。通过将瞬态等效电路打包并在Multisim软件平台上构建了DYL基本门器件及其等效电路,对DYL线性“与或”门的瞬态特性进行了分析与内部参数估算,同时给出了仿真分析。利用多值逻辑设计原理分析了器件逻辑真值表,采用数字系统分层次的设计方法,设计了DYL二值.四值开关电路。实验结果表明:DYL线性“与或”门固有延迟时间很小,更适合于高速电路的设计。逻辑门电路所实现的多值逻辑功能,大大减少了电路连